Ⅰ考试性质
普通高等学校本科插班生招生考试是由专科毕业生参加的选拔性考试。高等学校根据考生的成绩,按已确定的招生计划,德、智、体全面衡量,择优录取。《数字电路基础》是物联网工程本科专业的一门重要的专业技术基础课程,具有自身的理论体系和很强的实践性。该课程考核的目的是为了衡量学生掌握常用电子器件、数字电路及其系统的分析和设计,掌握数字电子技术方面的基本知识、基本理论和基本技能的程度,衡量学生是否具备深入学习本专业的后续课程及从事嵌入式应用技术和物联网应用技术等专业方向的学习和应用的基础和能力。
Ⅱ考试内容
总体要求:考生应按本大纲的要求,了解和掌握数字电路的基本概念、基本定律、特点、原理、分析、设计和应用。具体包括: 二进制的运算、二进制编码、逻辑代数的基本公式和常用公式、逻辑代数的基本定理、逻辑函数的描述方法、逻辑函数的化简、编码器、译码器、数据选择器、加法器、数值比较器、组合逻辑电路的分析和设计、SR锁存器、触发器、寄存器、存储器、RAM、ROM、移位寄存器、计数器、时序逻辑电路的分析与设计、施密特电路、单稳态电路、多谐振荡电路和555定时器等。熟练掌握常用组合逻辑电路和时序逻辑电路的分析方法,具备初步运用数字电路的知识进行简单的数字系统的设计的能力。
一、 数制和码制
1. 考试内容
(1)几种常用的数制:二进制、八进制、十进制和十六进制的表示方法以及它们之间的相互转换。
(2)二进制的算数运算:二进制的运算规则,原码、反码、补码的定义,补码的运算。
(3)编码:8421BCD码、ASCII码的含义。
⒉ 考试要求
(1)了解几种常用的数制(二进制、十进制、十六进制)的计数规则;
(2)掌握不同进制间的相互转换;
(3)了解二进制算数运算规则以及原码、反码和补码的表示方法;
(4)了解BCD码和ASCII码的编码方法。
二、 逻辑代数基础
1. 考试内容
(1)逻辑代数的基本运算:与、或、非、与非、或非、与或非、异或、同或的定义、运算规则、图形符号和运算符号。
(2)逻辑代数的基本公式和常用公式。
(3)逻辑代数的基本定理:代入定理、反演定理和对偶定理。
(4)逻辑函数:真值表、函数式、逻辑图、波形图。最小项的定义和表示方法,最小项之和的标准形式。
(5)逻辑函数的化简:公式化简法、卡诺图化简法。无关项的化简。
⒉ 考试要求
(1)熟练掌握与、或、非、与非、与或非、异或、同或逻辑关系及其对应的逻辑图形符号;
(2)熟练掌握逻辑代数的基本公式、基本定理及运算规则;
(3)熟练掌握逻辑函数的集中描述方法:真值表、逻辑函数式、逻辑图、卡诺图和波形图;
(4)掌握最小项的概念及表示方法;
(5)熟练掌握逻辑函数的化简方法(公式化简法和卡诺图化简法)。
三、 门电路
1. 考试内容
CMOS和TTL三态门和传输门的工作原理。
⒉ 考试要求
(1)了解三极管非门、与非门、三态门和传输门的基本工作原理;
(2)了解CMOS电路系列主要特性参数;
(3)了解常用TTL集成门的主要特性参数。
四、 组合逻辑电路
1. 考试内容
(1)组合逻辑电路:组合逻辑电路的特点、描述、组合逻辑电路的分析方法、组合逻辑电路的设计方法和一般步骤。
(2)常用的组合逻辑电路模块:普通编码器、优先编码器、二进制译码器、显示译码器、数据选择器、半加器、全加器、数值比较器的原理和应用。
(3)组合逻辑电路的竞争冒险的概念。
⒉ 考试要求
(1)熟练掌握组合逻辑电路的特点和分析方法;
(2)熟练掌握组合逻辑电路的基本设计方法;
(3)熟练掌握常用的组合逻辑电路器件的逻辑功能和使用方法,包括编码器、译码器、数据选择器、加法器和数据比较器等。
五、 半导体存储电路
1. 考试内容
(1)触发器:电平触发的触发器、边沿触发的触发器和脉冲触发的触发器的触发原理以及它们之间的区别、优缺点。SR锁存器、SR触发器、JK触发器、D触发器、T触发器的逻辑功能和工作原理。
(2)存储器:RAM的概念、特点和分类。SRAM和DRAM的工作原理和区别。ROM概念、特点和分类。掩膜ROM、PROM、EPROM和E2PROM的工作原理和区别。
(3)存储器容量的扩展:位扩展、字扩展、字位同时扩展。
⒉ 考试要求
(1)掌握SR锁存器的逻辑功能和图形符号;
(2)掌握电平触发的触发器、脉冲触发的触发器和边沿触发的触发器逻辑功能以及他们之间的区别;
(3)熟练掌握SR触发器、JK触发器、D触发器和T触发器的逻辑功能及应用;
(4)了解RAM和ROM的结构、分类和特点;
(5)掌握存储器容量的扩展:位扩展和字扩展。
六、 时序逻辑电路
1. 考试内容
(1)时序逻辑电路:同步时序逻辑电路和异步时序逻辑电路的概念、特点;同步时序逻辑电路的分析方法和设计方法。时序逻辑电路的状态转换表、状态转换图、时序图。
(2)常用时序逻辑电路:寄存器、移位寄存器、同步计数器、异步计数器。
(3)任意进制计数器的设计。
⒉ 考试要求
(1)熟练掌握时序逻辑电路的特点和分析方法;
(2)熟练掌握常用中规模时序逻辑器件(寄存器、计数器等)的功能和使用方法;
(3)掌握任意进制计数器的构成方法;
(4)熟练掌握时序逻辑电路的设计方法。
七、 脉冲波形的产生和整形电路
1. 考试内容
(1)施密特触发电路:电路结构、工作原理和应用。
(2)单稳态电路:电路结构、工作原理和应用。
(3)多谐振荡电路:电路结构、工作原理和应用。
(4)555定时器工作原理和应用。
⒉ 考试要求
(1)了解脉冲整形电路-施密特触发电路的工作原理和应用;
(2)了解单稳态电路的工作原理和应用;
(3)了解脉冲波形产生电路-多谐振荡电路的工作原理和应用;
(4)了解555定时器的功能和应用。
Ⅲ 考试形式及试卷结构
一、考试形式
闭卷、笔试。考试时间为120分钟,试卷满分为100分。
二、试卷内容比例
逻辑代数 约占20%
组合逻辑电路 约占40%
时序逻辑电路 约占20%
存储器 约占15%
脉冲波形的产生和整形 约占5%
三、试卷题型比例
单项选择题 占30%
填空题占20%
计算题占15%
分析设计题占35%。
四、试卷难易度比例
试题按其难度分为容易、中等题、难题,三种试题分值的比例为3:5:2
Ⅳ 参考书目
《数字电子技术基础(第六版)》 ,高等教育出版社 ,阎石,2016.4